Skip to content

Processador RISC-V multi ciclo com implementação RV32IMB construído em alguns dias de folga.

License

CERN-OHL-P-2.0, MIT licenses found

Licenses found

CERN-OHL-P-2.0
LICENSE
MIT
LICENSE-MIT
Notifications You must be signed in to change notification settings

JN513/Grande-Risco-5

Repository files navigation

Grande RISCO 5

Logo do processador

Processador RISC-V de multi ciclo RV32I com pipeline de 5 estagios construído em alguns dias de folga.

Implementação

O processador foi implementado utilizando Verilog HDL.

Software

O diretório software possui alguns exemplos e testes escritos em Assembly e os seus respectivos arquivos de memória, além disso está disponível um script para transformar Assembly em arquivo de memória.

Testes

O diretório tests possui alguns testes construídos utilizando o Iverilog, todos os testes lá disponíveis são compatíveis com o mesmo.

Familia Risco 5:

Dúvidas e sugestões

Em caso de dúvida ou sugestão fique a vontade para utilizar a seção ISSUES do github. Caso se sinta à vontade e queira contribuir com algo qualquer Pull request e bem vindo, todos os Pull requests serão revisados e se possível mergeados.

Licença

A licença utilizada no projeto é a CERN-OHL-P-2.0 license que concede total liberdade para utilização do mesmo.

Autor da logo: Mateus luck

About

Processador RISC-V multi ciclo com implementação RV32IMB construído em alguns dias de folga.

Topics

Resources

License

CERN-OHL-P-2.0, MIT licenses found

Licenses found

CERN-OHL-P-2.0
LICENSE
MIT
LICENSE-MIT

Stars

Watchers

Forks

Releases

No releases published

Sponsor this project

 

Packages

No packages published